 【產通社,3月31日訊】Bluespec公司官網消息,其與Synopsys合作,為采用Bluespec RISC-V內核的驗證和硬件/軟件調試RISC-V系統設計提供Synopsys參考方法。隨著開放和可擴展的RISC-V指令集體系結構(ISA)的不斷采用,對基于RISC-V的SOC的功能驗證的需求也在增加。這種合作為RISC-V社區提供了成熟的流程,可用于加速RISC-V處理器和系統的驗證和軟硬件調試。 Synopsys EDA部門合作伙伴聯盟高級總監Kiran Vittal表示,“創建基于RISC-V的ISA定制實施需要重點關注實現盡可能高的驗證覆蓋率。通過與Bluespec等關鍵生態系統公司合作,客戶能夠利用Synopsys優化的EDA流程和方法快速啟動RISC-V設計,從而幫助提高驗證生產率、性能和吞吐量。” Bluespec Inc.首席執行官Charlie Hauck表示,“RISC-V正在提供前所未有的CPU選項,從供應商到微體系結構到定制指令等等。我們很高興與EDA領導者Synopsys合作,提供簡單明了的設計、驗證和確認流程,以安全高效地瀏覽RISC-V領域。” 應用特點 合作的第一階段為Synopsys VCS功能驗證解決方案和Synopsys Verdi調試系統提供參考方法和腳本。這些參考方法符合通用驗證方法(UVM),允許共同客戶無縫集成到他們的驗證流程中。此外,Synopsys和Bluespec正在研究靜態、正式、便攜式激勵和FPGA綜合的其他參考方法。 Bluespec提供了廣泛的基于RISC-V的軟處理器IP,在支持FPGA的云中運行RISC-V內核的完整RISC-V軟件開發環境,以及用于開發創新的高性能、低功耗RISC-V子系統的交鑰匙硬件加速工具。Bluespec提供了三類RISC-V處理器:超低資源計數微控制器系列(MCU)、裸機/RTOS系列(BMR),針對性能和資源利用率進行了優化,以及單核Linux(SCL)系列,用于運行在Linux之上的應用程序。作為與Synopsys合作的一部分,Bluespec將在其處理器IP交付給客戶時包括參考腳本。 Synopsys Verification系列產品由業界最快的引擎構建而成,包括Virtualizer虛擬原型、VC SpyGlass?靜態和VC正式?驗證技術、VCS模擬、ZeBu?仿真、HAPS?原型、Verdi調試和VC驗證IP(VIP)。新增強的本機集成支持所有驗證引擎之間的性能提升,加快了基于RISC-V的復雜SoC設計的上市時間。 供貨與報價 參考方法可從Bluespec獲得。查詢進一步信息,請訪問官方網站 http://www.bluespec.com,或聯系sales@bluespec.com。(張怡,產通發布) (完)
|